blob: 99b33b2bdd6c8912465ff0f399d7fe8eaac7c5fa (
plain)
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
|
/***************************************************************************
* __________ __ ___.
* Open \______ \ ____ ____ | | _\_ |__ _______ ___
* Source | _// _ \_/ ___\| |/ /| __ \ / _ \ \/ /
* Jukebox | | ( <_> ) \___| < | \_\ ( <_> > < <
* Firmware |____|_ /\____/ \___ >__|_ \|___ /\____/__/\_ \
* \/ \/ \/ \/ \/
* This file was automatically generated by headergen, DO NOT EDIT it.
* headergen version: 3.0.0
* stm32h743 version: 1.0
* stm32h743 authors: Aidan MacDonald
*
* Copyright (C) 2015 by the authors
*
* This program is free software; you can redistribute it and/or
* modify it under the terms of the GNU General Public License
* as published by the Free Software Foundation; either version 2
* of the License, or (at your option) any later version.
*
* This software is distributed on an "AS IS" basis, WITHOUT WARRANTY OF ANY
* KIND, either express or implied.
*
****************************************************************************/
#ifndef __HEADERGEN_GPIO_H__
#define __HEADERGEN_GPIO_H__
#include "macro.h"
#define STA_GPIO(_n1) (0x58020000 + (_n1) * 0x400)
#define REG_GPIO_MODER(_n1) st_reg(GPIO_MODER(_n1))
#define STA_GPIO_MODER(_n1) (0x58020000 + (_n1) * 0x400 + 0x0)
#define STO_GPIO_MODER (0x0)
#define STT_GPIO_MODER(_n1) STIO_32_RW
#define STN_GPIO_MODER(_n1) GPIO_MODER
#define REG_GPIO_OTYPER(_n1) st_reg(GPIO_OTYPER(_n1))
#define STA_GPIO_OTYPER(_n1) (0x58020000 + (_n1) * 0x400 + 0x4)
#define STO_GPIO_OTYPER (0x4)
#define STT_GPIO_OTYPER(_n1) STIO_32_RW
#define STN_GPIO_OTYPER(_n1) GPIO_OTYPER
#define REG_GPIO_OSPEEDR(_n1) st_reg(GPIO_OSPEEDR(_n1))
#define STA_GPIO_OSPEEDR(_n1) (0x58020000 + (_n1) * 0x400 + 0x8)
#define STO_GPIO_OSPEEDR (0x8)
#define STT_GPIO_OSPEEDR(_n1) STIO_32_RW
#define STN_GPIO_OSPEEDR(_n1) GPIO_OSPEEDR
#define REG_GPIO_PUPDR(_n1) st_reg(GPIO_PUPDR(_n1))
#define STA_GPIO_PUPDR(_n1) (0x58020000 + (_n1) * 0x400 + 0xc)
#define STO_GPIO_PUPDR (0xc)
#define STT_GPIO_PUPDR(_n1) STIO_32_RW
#define STN_GPIO_PUPDR(_n1) GPIO_PUPDR
#define REG_GPIO_IDR(_n1) st_reg(GPIO_IDR(_n1))
#define STA_GPIO_IDR(_n1) (0x58020000 + (_n1) * 0x400 + 0x10)
#define STO_GPIO_IDR (0x10)
#define STT_GPIO_IDR(_n1) STIO_32_RW
#define STN_GPIO_IDR(_n1) GPIO_IDR
#define REG_GPIO_ODR(_n1) st_reg(GPIO_ODR(_n1))
#define STA_GPIO_ODR(_n1) (0x58020000 + (_n1) * 0x400 + 0x14)
#define STO_GPIO_ODR (0x14)
#define STT_GPIO_ODR(_n1) STIO_32_RW
#define STN_GPIO_ODR(_n1) GPIO_ODR
#define REG_GPIO_BSRR(_n1) st_reg(GPIO_BSRR(_n1))
#define STA_GPIO_BSRR(_n1) (0x58020000 + (_n1) * 0x400 + 0x18)
#define STO_GPIO_BSRR (0x18)
#define STT_GPIO_BSRR(_n1) STIO_32_RW
#define STN_GPIO_BSRR(_n1) GPIO_BSRR
#define REG_GPIO_LCKR(_n1) st_reg(GPIO_LCKR(_n1))
#define STA_GPIO_LCKR(_n1) (0x58020000 + (_n1) * 0x400 + 0x1c)
#define STO_GPIO_LCKR (0x1c)
#define STT_GPIO_LCKR(_n1) STIO_32_RW
#define STN_GPIO_LCKR(_n1) GPIO_LCKR
#define REG_GPIO_AFRL(_n1) st_reg(GPIO_AFRL(_n1))
#define STA_GPIO_AFRL(_n1) (0x58020000 + (_n1) * 0x400 + 0x20)
#define STO_GPIO_AFRL (0x20)
#define STT_GPIO_AFRL(_n1) STIO_32_RW
#define STN_GPIO_AFRL(_n1) GPIO_AFRL
#define REG_GPIO_AFRH(_n1) st_reg(GPIO_AFRH(_n1))
#define STA_GPIO_AFRH(_n1) (0x58020000 + (_n1) * 0x400 + 0x24)
#define STO_GPIO_AFRH (0x24)
#define STT_GPIO_AFRH(_n1) STIO_32_RW
#define STN_GPIO_AFRH(_n1) GPIO_AFRH
#endif /* __HEADERGEN_GPIO_H__*/
|